SlideShare ist ein Scribd-Unternehmen logo
1 von 10
1
Operaciones Lógicas
 Israel Alexander Campoverde
 Eduardo Alexander León
 Jhomaira Alexandra Pérez Quezada
 David Steven Pacheco Calle
 Katty Jackeline Salinas Rosales
Facultad de la Energía, las Industrias y los Recursos Naturales No Renovables
Carrera de Ingeniería en Sistemas/Computación
Junio, 2020
Loja, Ecuador
AND
La instrucción AND se utiliza para admitir expresiones lógicas
mediante la operación AND a nivel de bit. La operación AND a nivel
de bit devuelve 1, si los bits coincidentes de ambos operandos son 1,
de lo contrario, devuelve 0.
OR
La instrucción OR se utiliza para admitir la expresión lógica mediante
la operación OR a nivel de bits. El operador OR a nivel de bit
devuelve 1, si los bits coincidentes de uno o ambos operandos son
uno. Devuelve 0, si ambos bits son cero.
XOR
La instrucción XOR implementa la operación XOR bit a bit. La operación XOR
establece el bit resultante en 1, si y solo si los bits de los operandos son
diferentes. Si los bits de los operandos son iguales (ambos 0 o ambos 1), el
bit resultante se borra a 0.
NOT
La instrucción NOT o negación requiere un solo operando y su
función es cambiar el estado de los bits del mismo, es decir, cambiar
los ceros por unos y los unos por ceros.
TEST
La instrucción TEST funciona igual que la operación AND, pero a
diferencia de la instrucción AND, no cambia el primer operando.
Entonces, si necesitamos verificar si un número en un registro es par
o impar, también podemos hacerlo usando la instrucción TEST sin
cambiar el número original.
TEST AL, 01H
JZ EVEN_NUMBER
Conclusiones
Ensamblador cuenta con un grupo de cuatro instrucciones lógicas a nivel de
bit, las cuales con excepción NOT requieren de dos operandos.
Su aplicación más importante de las operaciones lógicas sea empaquetar en
un byte varias variables booleanas, ocupando cada una de ellas un solo bit.
La mayoría de instrucciones trabajan con operandos desde fuente a destino
Admiten todos los modos de direccionamiento excepto los dos operandos en
memoria.
9
Cŕeditos
• Transparencias basadas por:
• Christopher Exposito Izquierdo & AiRam Exposito Marquez & otros
• Maria-Isabel, Sanchez Segura & Arturo, Mora-Soto
10
Gracias

Weitere ähnliche Inhalte

Was ist angesagt?

Intituto
IntitutoIntituto
Intitutojhs121
 
Matematicas 4 transformadas de laplace
Matematicas 4 transformadas de laplaceMatematicas 4 transformadas de laplace
Matematicas 4 transformadas de laplaceOrianny Pereira
 
Ic l p6_respuesta_tiempo_p1
Ic l p6_respuesta_tiempo_p1Ic l p6_respuesta_tiempo_p1
Ic l p6_respuesta_tiempo_p1Frank MA
 
Practica nro2 ixis_marionny
Practica nro2 ixis_marionnyPractica nro2 ixis_marionny
Practica nro2 ixis_marionnylisi2407
 
elimar guevara circuito digitales uft
 elimar guevara circuito digitales  uft elimar guevara circuito digitales  uft
elimar guevara circuito digitales uftuftsaia
 
Transformada De Laplace
Transformada De LaplaceTransformada De Laplace
Transformada De Laplace1712223955
 
Presentacion
PresentacionPresentacion
PresentacionAngelop90
 
Practica 1
Practica 1Practica 1
Practica 1madeje
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicasjavier
 
Proyecto 7 - Claurimar Medina Quintero
Proyecto 7 - Claurimar Medina QuinteroProyecto 7 - Claurimar Medina Quintero
Proyecto 7 - Claurimar Medina QuinteroClaurimar
 

Was ist angesagt? (17)

Practica 5 SAIA UFT VJSS
Practica 5 SAIA UFT VJSSPractica 5 SAIA UFT VJSS
Practica 5 SAIA UFT VJSS
 
Intituto
IntitutoIntituto
Intituto
 
Instituto tecnologico de tuxtepec
Instituto tecnologico de tuxtepecInstituto tecnologico de tuxtepec
Instituto tecnologico de tuxtepec
 
Matematicas 4 transformadas de laplace
Matematicas 4 transformadas de laplaceMatematicas 4 transformadas de laplace
Matematicas 4 transformadas de laplace
 
Ic l p6_respuesta_tiempo_p1
Ic l p6_respuesta_tiempo_p1Ic l p6_respuesta_tiempo_p1
Ic l p6_respuesta_tiempo_p1
 
Practica nro2 ixis_marionny
Practica nro2 ixis_marionnyPractica nro2 ixis_marionny
Practica nro2 ixis_marionny
 
Ampte07
Ampte07Ampte07
Ampte07
 
Circuitos es compuertas
Circuitos es compuertasCircuitos es compuertas
Circuitos es compuertas
 
Transformada de Laplace
Transformada de LaplaceTransformada de Laplace
Transformada de Laplace
 
elimar guevara circuito digitales uft
 elimar guevara circuito digitales  uft elimar guevara circuito digitales  uft
elimar guevara circuito digitales uft
 
Practica3 circuitos digitales
Practica3 circuitos digitalesPractica3 circuitos digitales
Practica3 circuitos digitales
 
Transformada De Laplace
Transformada De LaplaceTransformada De Laplace
Transformada De Laplace
 
Presentacion
PresentacionPresentacion
Presentacion
 
Practica 1
Practica 1Practica 1
Practica 1
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
Instituto tecnologico de tuxtepec
Instituto tecnologico de tuxtepecInstituto tecnologico de tuxtepec
Instituto tecnologico de tuxtepec
 
Proyecto 7 - Claurimar Medina Quintero
Proyecto 7 - Claurimar Medina QuinteroProyecto 7 - Claurimar Medina Quintero
Proyecto 7 - Claurimar Medina Quintero
 

Ähnlich wie Grupo 10 ensamblador(OL)

1.rlo resultado logico de la operacion
1.rlo  resultado logico de la operacion1.rlo  resultado logico de la operacion
1.rlo resultado logico de la operacionguelo
 
Tutorial proton part 3
Tutorial proton part 3Tutorial proton part 3
Tutorial proton part 3dar851112
 
Compuertas logicas basicas_y_algebra_de_boole_2009
Compuertas logicas basicas_y_algebra_de_boole_2009Compuertas logicas basicas_y_algebra_de_boole_2009
Compuertas logicas basicas_y_algebra_de_boole_2009Moises
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnologíadamarl
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnologíadamarl
 
Cap4 operacionesendatos-cc1011
Cap4 operacionesendatos-cc1011Cap4 operacionesendatos-cc1011
Cap4 operacionesendatos-cc1011jeancm101
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnologíaSimons22
 
COmpuertas LÓgicas.
COmpuertas LÓgicas.COmpuertas LÓgicas.
COmpuertas LÓgicas.jengibre
 
Practica2
Practica2Practica2
Practica2carlos
 
Practica2
Practica2Practica2
Practica2carlos
 
Pia de tecnicas
Pia de tecnicasPia de tecnicas
Pia de tecnicasLuis Lopez
 
Elementos fundamentales de la lógica digital y su uso en la construcción de c...
Elementos fundamentales de la lógica digital y su uso en la construcción de c...Elementos fundamentales de la lógica digital y su uso en la construcción de c...
Elementos fundamentales de la lógica digital y su uso en la construcción de c...DanielaMarin20
 
Grupo2 elementos fundamentales de la lógica digital y su uso en la construc...
Grupo2   elementos fundamentales de la lógica digital y su uso en la construc...Grupo2   elementos fundamentales de la lógica digital y su uso en la construc...
Grupo2 elementos fundamentales de la lógica digital y su uso en la construc...Noreon5
 

Ähnlich wie Grupo 10 ensamblador(OL) (20)

1.rlo resultado logico de la operacion
1.rlo  resultado logico de la operacion1.rlo  resultado logico de la operacion
1.rlo resultado logico de la operacion
 
Tutorial proton part 3
Tutorial proton part 3Tutorial proton part 3
Tutorial proton part 3
 
Algebra boole y circuitos
Algebra boole y circuitosAlgebra boole y circuitos
Algebra boole y circuitos
 
Compuertas logicas basicas_y_algebra_de_boole_2009
Compuertas logicas basicas_y_algebra_de_boole_2009Compuertas logicas basicas_y_algebra_de_boole_2009
Compuertas logicas basicas_y_algebra_de_boole_2009
 
compuertas logicas
compuertas logicascompuertas logicas
compuertas logicas
 
Practica #1
Practica #1Practica #1
Practica #1
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnología
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnología
 
inv algbool.
inv algbool.inv algbool.
inv algbool.
 
Cap4 operacionesendatos-cc1011
Cap4 operacionesendatos-cc1011Cap4 operacionesendatos-cc1011
Cap4 operacionesendatos-cc1011
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnología
 
COmpuertas LÓgicas.
COmpuertas LÓgicas.COmpuertas LÓgicas.
COmpuertas LÓgicas.
 
Practica2
Practica2Practica2
Practica2
 
Practica2
Practica2Practica2
Practica2
 
Pia de tecnicas
Pia de tecnicasPia de tecnicas
Pia de tecnicas
 
Elementos fundamentales de la lógica digital y su uso en la construcción de c...
Elementos fundamentales de la lógica digital y su uso en la construcción de c...Elementos fundamentales de la lógica digital y su uso en la construcción de c...
Elementos fundamentales de la lógica digital y su uso en la construcción de c...
 
Algebra Booleana
Algebra BooleanaAlgebra Booleana
Algebra Booleana
 
Clase 4
Clase 4Clase 4
Clase 4
 
Compuertas
CompuertasCompuertas
Compuertas
 
Grupo2 elementos fundamentales de la lógica digital y su uso en la construc...
Grupo2   elementos fundamentales de la lógica digital y su uso en la construc...Grupo2   elementos fundamentales de la lógica digital y su uso en la construc...
Grupo2 elementos fundamentales de la lógica digital y su uso en la construc...
 

Grupo 10 ensamblador(OL)

  • 1. 1
  • 2. Operaciones Lógicas  Israel Alexander Campoverde  Eduardo Alexander León  Jhomaira Alexandra Pérez Quezada  David Steven Pacheco Calle  Katty Jackeline Salinas Rosales Facultad de la Energía, las Industrias y los Recursos Naturales No Renovables Carrera de Ingeniería en Sistemas/Computación Junio, 2020 Loja, Ecuador
  • 3. AND La instrucción AND se utiliza para admitir expresiones lógicas mediante la operación AND a nivel de bit. La operación AND a nivel de bit devuelve 1, si los bits coincidentes de ambos operandos son 1, de lo contrario, devuelve 0.
  • 4. OR La instrucción OR se utiliza para admitir la expresión lógica mediante la operación OR a nivel de bits. El operador OR a nivel de bit devuelve 1, si los bits coincidentes de uno o ambos operandos son uno. Devuelve 0, si ambos bits son cero.
  • 5. XOR La instrucción XOR implementa la operación XOR bit a bit. La operación XOR establece el bit resultante en 1, si y solo si los bits de los operandos son diferentes. Si los bits de los operandos son iguales (ambos 0 o ambos 1), el bit resultante se borra a 0.
  • 6. NOT La instrucción NOT o negación requiere un solo operando y su función es cambiar el estado de los bits del mismo, es decir, cambiar los ceros por unos y los unos por ceros.
  • 7. TEST La instrucción TEST funciona igual que la operación AND, pero a diferencia de la instrucción AND, no cambia el primer operando. Entonces, si necesitamos verificar si un número en un registro es par o impar, también podemos hacerlo usando la instrucción TEST sin cambiar el número original. TEST AL, 01H JZ EVEN_NUMBER
  • 8. Conclusiones Ensamblador cuenta con un grupo de cuatro instrucciones lógicas a nivel de bit, las cuales con excepción NOT requieren de dos operandos. Su aplicación más importante de las operaciones lógicas sea empaquetar en un byte varias variables booleanas, ocupando cada una de ellas un solo bit. La mayoría de instrucciones trabajan con operandos desde fuente a destino Admiten todos los modos de direccionamiento excepto los dos operandos en memoria.
  • 9. 9 Cŕeditos • Transparencias basadas por: • Christopher Exposito Izquierdo & AiRam Exposito Marquez & otros • Maria-Isabel, Sanchez Segura & Arturo, Mora-Soto