Lógica Digital - Laboratorio Compuertas Lógicas.doc
1. 1001199963 1
I. INTRODUCCIÓN
n este laboratorio se realiza con el fin de experimentar la
teoría y los conceptos básicos de las compuertas lógicas
(NOT, AND, OR) demostrando la funcionalidad de ellas
mediante un circuito previo tomando como resultado o
referencia un diodo emisor de luz.
II. JUSTIFICACIÓN
En este laboratorio son utilizados distintos elementos para
hacer la demostración de dichas compuertas lógicas, tomando
como referencia los datasheet de cada integrado para la
correcta utilización o empleo de ellos en el circuito, en este
circuito se utiliza un diagrama de guía para saber el resultado
de la operación mediante la señal lumínica expresada en un
diodo, este laboratorio se hace de manera casera utilizando
integrados que representen las compuertas lógicas
especificadas anteriormente, cables, resistencia, dip switch,
diodo emisor de luz, estos estos elementos son montado en
una protoboard conectado de tal forma como se dice en el
quema
III. OBJETIVOS
Objetivo General
Analizar el comportamiento de las compuertas lógicas
guiadas por un esquema expresado en un lenguaje
booleano
Objetivos Específicos
1.Comprender la estructura interna de las compuertas NOT,
AND, OR según un esquema establecido.
2. Utilizar conceptos adquiridos sobre el comportamiento de
las compuertas logicas.
3. Simular físicamente el esquema establecido
IV. MARCO REFERENCIAL
Compuertas Lógicas
Las Compuertas Lógicas son circuitos electrónicos
conformados internamente por transistores que se encuentran
con arreglos especiales con los que otorgan señales de voltaje
como resultado o una salida de forma booleana, están
obtenidos por operaciones lógicas binarias (suma,
multiplicación). También niegan, afirman, incluyen o excluyen
según sus propiedades lógicas. Estas compuertas se pueden
aplicar en otras áreas de la ciencia como mecánica, hidráulica o
neumática. (logicbus, 2022)
Compuerta NOT
En este caso esta compuerta solo tiene una entrada y una
salida y esta actúa como un inversor. Para esta situación en la
entrada se colocara un 1 y en la salida otorgara un 0 y en el
caso contrario esta recibirá un 0 y mostrara un 1. Por lo cual
todo lo que llegue a su entrada, será inverso en su salida.
(logicbus, 2022)
Compuerta AND
Esta compuerta es representada por una multiplicación en el
Algebra de Boole. Indica que es necesario que en todas sus
entradas se tenga un estado binario 1 para que la salida
otorgue un 1 binario. En caso contrario de que falte alguna de
sus entradas con este estado o no tenga si quiera una
accionada, la salida no podrá cambiar de estado y permanecerá
en 0. Esta puede ser simbolizada por dos o más interruptores
en serie de los cuales todos deben estar activos para que esta
permita el flujo de la corriente. (logicbus, 2022)
Compuerta OR
En el Algebra de Boole esta es una suma. Esta compuerta
permite que con cualquiera de sus entradas que este en estado
binario 1, su salida pasara a un estado 1 también. No es
necesario que todas sus entradas estén accionadas para
conseguir un estado 1 a la salida, pero tampoco causa algún
inconveniente. Para lograr un estado 0 a la salida, todas sus
entradas deben estar en el mismo valor de 0. Se puede
interpretar como dos interruptores en paralelo, que sin importar
Informe de Laboratorio Compuertas Lógicas.
Juan esteban Zorro Castro
Juan.zorroc@uniagustiniana.edu.co
E
2. 1001199963 2
cual se accione, será posible el paso de la corriente. (logicbus,
2022)
V. PROCEDIMIENTO
Inicialmente se realiza las tablas de la verdad correspondientes
a la gráfica.
Ecuación representativa del esquemático.
Tabla general de las entradas
D C B A
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
Tablas de la verdad
1 1 1
0 1 1
1 0 1
0 0 1
1 1 0
0 1 0
1 0 0
0 0 0
1 1 1
0 1 1
1 0 1
0 0 1
1 1 0
0 1 0
1 0 0
0 0 0
X
1 0 0 1
0 1 0 1
0 0 0 0
0 0 0 0
0 0 0 0
0 0 0 0
0 0 0 0
0 0 0 0
1 0 1 1
0 1 0 1
0 0 0 0
0 0 0 0
0 0 1 1
0 0 0 0
0 0 0 0
0 0 0 0
3. 1001199963 3
Simulación del esquemático (Fisico).
VI. ANÁLISIS DE RESULTADOS
Se realiza el montaje de circuito con el fin de demostrar el
funcionamiento de las compuertas según el estado de las
entradas en lenguaje booleano, este procedimiento en el cual
se verifica el valor de la entrada es convertida gracias a un dip
switch, de 4 puertos dado que se habla de 3 entradas, la unión
de las compuertas lógicas se hace con referencia a como es
mencionado el data sheet de cada una de ellas, y transportado
el valor booleano por medio de cable para así visualizar la
respuesta dada en el led puesto al final del circuito.
VII. CONCLUSIONES
De acuerdo a este circuito analizamos el comportamiento que
tiene cada compuerta lógica al modificar su estado iniciar o el
estado de cada entrada, se comprende gracias a la información
de cada integrado el funcionamiento o la estructura de cada
uno de ellos y las compuertas que se tiene internamente,
adicional a esto, con la simulación verificamos los conceptos
previos a este laboratorio.
VIII. BIBLIOGRAFÍA
logicbus. (10 de 02 de 2022). logicbus. Obtenido de logicbus:
https://www.logicbus.com.mx/compuertas-
logicas.php