SlideShare ist ein Scribd-Unternehmen logo
1 von 25
Low-Power Very Fast Dynamic Logic Circuits ,[object Object],[object Object],[object Object],[object Object],TRƯỜNG: ĐẠI HỌC KHOA HỌC TỰ NHIÊN TPHCM KHOA: Điện tử Viễn thông
12/06/11 NỘI DUNG THUYẾT TRÌNH ,[object Object],[object Object],[object Object],[object Object],[object Object]
Giới thiệu ,[object Object],[object Object],[object Object]
8.2 Đồng hồ-đơn chốt và Flip-flops ,[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object]
TSPC chốt và Flip-flops ,[object Object],[object Object],[object Object],[object Object]
Split-output Latches Một TSPC flip-flop nonprecharged bao gồm hai chốt cascaded nonprecharged (một loại p và một loại n), và nó trở nên tích cực hơn khi kích hoạt  loại p trước loại n Tương tự Một TSPC flip-flop precharged được hình thành bởi một chốt nonprecharged TSPC nối tiếp với một chốt precharged TSPC trong một loại đối diện, và nó trở nên tích cực hơn khi chốt nonprecharged TSPC là loại p.  Các chốt nonprecharged TSPC và flip-flops được cấp ở công suất thấp . Để giảm điện năng tiêu thụ, nó có thể chỉ sử dụng transistor xung clock đơn duy nhất cho mỗi chốt. Những chốt ở loại-p và loại n.
Non-classic single-clock flip-flops ,[object Object],[object Object],[object Object]
Sampling  phase Latching  phase -ve (+ve)  edge triggered Trong một nonclassicflip-flop, ta có thể điều khiển được giai đoạn đóng chốt  cho một hoặc một vài đầu vào ở mức  cao hay thấp.  Trong ví dụ ở hình dưới. The master là một nontransparent cho một đầu vào cao trong giai đoạn đóng chốt và cho tín hiệu ra thấp.
Putting full latch (non-transparent during latching) at the input or output Để giảm thời gian giữ (hold time), TSPC flip-flop dùng 10transistor minh họa trong hình Việc thêm transistor NMOS được điều khiển bởi các tín hiệu nút precharged sẽ làm tăng sự chậm trễ cho một đầu vào cao để đầu ra thấp và làm cho tổng thể giai đoạn duy nhất hoàn toàn nontransparent (tức là một chốt đầy đủ mà không cần bất kỳ bổ sung bất kỳ xung clock hoặc clock devides nào.
Differential Clock-đơn chốt và Flip-flops   Các chốt nonprecharged và flip-flops hay được sử dụng để tránh precharge cho các ứng dụng công suất thấp, đặc biệt là đối với một mạch điện activity ratio thấp  Tuy nhiên, để có được kết quả đầu ra khác biệt người ta thêm một inverter vào cho tất cả các đơn chốt đã kết thúc và flipflops.  Vấn đề với một  cặp chốt vi phân chéo nhau là nó nhạy cảm với tỷ lệ giữa p và n transistor, đặc biệt là cho các loại hình-p chốt hình vẽ
Power-Delay Comparison   + Flip-flop động với các chốt p-n cổ điển hình a + Flip-flop động với các chốt p-C2 MOS và n-C2MOS hình b + Flip-flop tĩnh với các chốt cổ điển hình c
High-Throughput CMOS Circuit Techniques   1. TSPC Pipeline: Flip-flop TSPC có thể được sử dụng như là edge-triggered trong một Pipeline đồng bộ. Thời gian thiết lập, thời gian giữ và delay góp phần truyền dẫn tốc độ cao. Giai đoạn Complementary logic có thể được đặt giữa hai chốt TSPC trong Pipeline.  Hiệu quả hơn nếu các cổng logic có thể được nhúng trong chốt TSPC hình a,b Các Pipeline đã đề cập có thể được chia thành các khối và p-n như mô tả trong hình c
2 .TSPC Pipeline đôi + Các yếu tố đồng bộ trong một đường Pipeline thường được kích hoạt bởi một mức đồng hồ duy nhất.  + Trong một đường Pipeline đôi cả hai mức của một xung đồng hồ được sử dụng để đạt được tốc độ truyền dẫn cao và hiệu quả . + Bởi vì đầu vào phải làm việc với một tốc độ dữ liệu tăng gấp đôi do đó các đường Pipeline phải tăng gấp đôi cấu hình (hình vẽ ) (tức là giai đoạn duy nhất chốt ở cả hai đầu).
+ Điều này có thể được thực hiện bằng cách sử dụng giai đoạn duy nhất toàn chốt  được miêu tả trong hình (a) và hình (b). + Trong đó thu hẹp cửa sổ cấm của quá trình chuyển đổi dữ liệu từ thấp đến cao và từ cao về thấp giúp tăng tốc độ và sự mạnh mẽ.  + Để giảm công suất tiêu thụ với tốc độ dữ liệu nhất định,người ta sử dụng một đồng hồ thấp swing tăng gấp đôi cạnh flip-flop được kích hoạt , trong đó cả hai cạnh của một swing thấp đồng hồ được sử dụng để kích hoạt một flip flop đơn nhằm giảm tỷ lệ đồng hồ tổng thể và liên quan đến công suát tiêu thụ .
Mạch Tiền Nạp CLOCK - và - DATA + Tất cả các mạch trước đó đang nhắm tới một tốc độ truyền dẫn cao, không phụ thuộc vào độ trễ hoặc số chu kỳ xung đồng hồ cho một ngõ ra cuối cùng.  + Tuy nhiên, trong nhiều ứng dụng, quyết định này phải được thực hiện trong một chu kỳ đồng hồ.  + Một kỹ thuật động có tên là đồng hồ-và data precharged  kỹ thuật  (CDPD)  có thể cung cấp  thế cho một  clock cycle nhanh chóng và làm giảm công suất tiêu thụ + Domino logic thường được sử dụng để tính toán logic với độ sâu lớn như các bộ phận logic có thể đượcphân bố dọc theo dây chuyền domino và trong NMOS hình vẽ
+ Tuy nhiên, một inverter phải được đặt giữa hai precharged giai đoạn .   + Một số lợi thế có thể được trích dẫn:  - Nhất và thứ hai, tất cả các inverter domino được loại bỏ, và  số thiết bị tốc độ được giảm thiểu, giảm tiêu thụ điện năng không cần thiết.  - Thứ ba, the skewed precharging của giai đoạn CDPD có hiệu quả làm giảm đỉnh cao hiện hành. Một loại p-n chuỗi CDPD  ( hình vẽ)  + Các loại dây chuyền pn CDPD có lợi thế bổ sung.  - Trước tiên, các hoạt động logic được hoàn thành trong cả hai mức đồng hồ cao và thấp, thời gian để mỗi chu kỳ của đồng hồ được tận dụng tối đa.  - Thứ hai, không chỉ số lượng các clock devides mà còn số lượng chốt giai đoạn giảm.
QUY ƯỚC KẾT NỐI CHUẨN CỦA TSPC VÀ CDPD STAGES + Điều quan trọng là thực hiện theo các quy tắc kết nối để xây dựng mạch TSPC , CPDP và Computeraided Design (CAD) . Nếu kết nối là chính xác, mạch chắc chắn sẽ làm việc nhưng chức năng mục tiêu và tốc độ phải  được kiểm tra bằng cách mô phỏng.  + Các quy tắc thống nhất kết nối TSPC và CDPD giai đoạn được minh họa trong hình vẽ
Mạch CMOS Functional  nhanh và hiệu quả   Các mạch CMOS giới thiệu trong phần này được đặc trưng với hiệu quả  và tốc độ cao.  1.Bộ đếm DIVIDERS VÀ RIPPLE + Một divider tốc độ cao có thể được  xây dựng đơn giản bằng cách kết nối đầu ra và đầu vào của nonclassic 9 transistor flip-flop TSPC ( hình vẽ)
Mạch CMOS Functional  nhanh và hiệu quả   2.BỘ ĐẾM ĐỒNG BỘ + Một bộ đếm TSPC đồng bộ( trong hình) carry- logic có thể được bố trí trong một p-block trên favor của tốc độ khi sử dụng divider động như là giai đoạn chuyển đổi nhằm thực hiện chức năng điều khiển nhúng. 3. Nonbinary Divider và Prescaler + Một Divider nonbinary thường xây dựng bởi một truy cập đồng bộ cộng với một logic giải mã (tức là, khi mã đầu ra đạt được mục tiêu phân chia tỷ lệ, truy cập được thiết lập lại).
Mạch CMOS Functional  nhanh và hiệu quả   2.BỘ ĐẾM ĐỒNG BỘ + Một bộ đếm TSPC đồng bộ( trong hình) carry- logic có thể được bố trí trong một p-block trên favor của tốc độ khi sử dụng divider động như là giai đoạn chuyển đổi nhằm thực hiện chức năng điều khiển nhúng. 3. Nonbinary Divider và Prescaler + Một Divider nonbinary thường xây dựng bởi một truy cập đồng bộ cộng với một logic giải mã (tức là, khi mã đầu ra đạt được mục tiêu phân chia tỷ lệ, truy cập được thiết lập lại).
Mạch CMOS Functional  nhanh và hiệu quả   4. ADDER VÀ ACCUMULATOR +  Phần cốt lõi của bộ cộng là "logic" XOR. +  Hiệu quả cao pipelined cổng XOR trong TSPC được hiển thị trong hình 19.
So sánh ,[object Object],[object Object],[object Object],[object Object]
Ư u điểm nhược điểm ,[object Object],[object Object],[object Object],[object Object]
Tham khảo ,[object Object]
Cảm ơn thầy và các bạn

Weitere ähnliche Inhalte

Was ist angesagt?

Đo khoảng cách bằng MSP430 Launchpad
Đo khoảng cách bằng MSP430 LaunchpadĐo khoảng cách bằng MSP430 Launchpad
Đo khoảng cách bằng MSP430 LaunchpadFPT Telecom
 
Phan 1-chuong-5-cac-phan-tu-va-mach-logic-khi
Phan 1-chuong-5-cac-phan-tu-va-mach-logic-khiPhan 1-chuong-5-cac-phan-tu-va-mach-logic-khi
Phan 1-chuong-5-cac-phan-tu-va-mach-logic-khiTrương Khuyết
 
Báo cáo thực tập công nhân hệ thống báo động phát hiện rò rỉ khí gas
Báo cáo thực tập công nhân   hệ thống báo động phát hiện rò rỉ khí gas Báo cáo thực tập công nhân   hệ thống báo động phát hiện rò rỉ khí gas
Báo cáo thực tập công nhân hệ thống báo động phát hiện rò rỉ khí gas nataliej4
 
Nhập môn Mạch số, Hà Lê Hoài Trung
Nhập môn Mạch số, Hà Lê Hoài TrungNhập môn Mạch số, Hà Lê Hoài Trung
Nhập môn Mạch số, Hà Lê Hoài TrungMan_Ebook
 

Was ist angesagt? (8)

An toan-mang
An toan-mangAn toan-mang
An toan-mang
 
Đo khoảng cách bằng MSP430 Launchpad
Đo khoảng cách bằng MSP430 LaunchpadĐo khoảng cách bằng MSP430 Launchpad
Đo khoảng cách bằng MSP430 Launchpad
 
Giao tiếp TTL-CMOS
Giao tiếp TTL-CMOSGiao tiếp TTL-CMOS
Giao tiếp TTL-CMOS
 
Co ban ve msp430
Co ban ve msp430Co ban ve msp430
Co ban ve msp430
 
Phan 1-chuong-5-cac-phan-tu-va-mach-logic-khi
Phan 1-chuong-5-cac-phan-tu-va-mach-logic-khiPhan 1-chuong-5-cac-phan-tu-va-mach-logic-khi
Phan 1-chuong-5-cac-phan-tu-va-mach-logic-khi
 
Msptieuluan
MsptieuluanMsptieuluan
Msptieuluan
 
Báo cáo thực tập công nhân hệ thống báo động phát hiện rò rỉ khí gas
Báo cáo thực tập công nhân   hệ thống báo động phát hiện rò rỉ khí gas Báo cáo thực tập công nhân   hệ thống báo động phát hiện rò rỉ khí gas
Báo cáo thực tập công nhân hệ thống báo động phát hiện rò rỉ khí gas
 
Nhập môn Mạch số, Hà Lê Hoài Trung
Nhập môn Mạch số, Hà Lê Hoài TrungNhập môn Mạch số, Hà Lê Hoài Trung
Nhập môn Mạch số, Hà Lê Hoài Trung
 

Ähnlich wie Thuyet trinh cst

Do an lap_trinh_c_cho_vi_dieu_khien_8051_8462_1505
Do an lap_trinh_c_cho_vi_dieu_khien_8051_8462_1505Do an lap_trinh_c_cho_vi_dieu_khien_8051_8462_1505
Do an lap_trinh_c_cho_vi_dieu_khien_8051_8462_1505Nguyen Luc
 
BÁO cáo học tập về PLC MITSHUBISHI FX3U.pdf
BÁO cáo học tập về PLC MITSHUBISHI FX3U.pdfBÁO cáo học tập về PLC MITSHUBISHI FX3U.pdf
BÁO cáo học tập về PLC MITSHUBISHI FX3U.pdfMan_Ebook
 
Thiết-kế-IC-74HC595.pdf
Thiết-kế-IC-74HC595.pdfThiết-kế-IC-74HC595.pdf
Thiết-kế-IC-74HC595.pdfquandao25
 
Những ứng dụng của PLC - bộ môn tự động đo lường
Những ứng dụng của PLC - bộ môn tự động đo lườngNhững ứng dụng của PLC - bộ môn tự động đo lường
Những ứng dụng của PLC - bộ môn tự động đo lườngChia sẻ tài liệu học tập
 
Chương trình điều khiển đèn giao thông cho ngã tư theo 3 chế độ dựa theo đồng...
Chương trình điều khiển đèn giao thông cho ngã tư theo 3 chế độ dựa theo đồng...Chương trình điều khiển đèn giao thông cho ngã tư theo 3 chế độ dựa theo đồng...
Chương trình điều khiển đèn giao thông cho ngã tư theo 3 chế độ dựa theo đồng...nataliej4
 
Do_an_Den_giao_thong.pdf
Do_an_Den_giao_thong.pdfDo_an_Den_giao_thong.pdf
Do_an_Den_giao_thong.pdfThnCht9
 
Tailieu.vncty.com do-an-vi-dieu-khien
Tailieu.vncty.com   do-an-vi-dieu-khienTailieu.vncty.com   do-an-vi-dieu-khien
Tailieu.vncty.com do-an-vi-dieu-khienTrần Đức Anh
 
Điều khiển động cơ sử dụng IC MCP4921
Điều khiển động cơ sử dụng IC MCP4921Điều khiển động cơ sử dụng IC MCP4921
Điều khiển động cơ sử dụng IC MCP4921Pham Hoang
 
đê Cương vi mach sô
đê Cương vi mach sôđê Cương vi mach sô
đê Cương vi mach sôCao Phong
 
Bao cao do an dieu khien dong co dc
Bao cao do an dieu khien dong co dcBao cao do an dieu khien dong co dc
Bao cao do an dieu khien dong co dcnamnam2005nt
 
Đề tài Lập trình C cho họ vi điều khiển 8051
Đề tài Lập trình C cho họ vi điều khiển 8051Đề tài Lập trình C cho họ vi điều khiển 8051
Đề tài Lập trình C cho họ vi điều khiển 8051Brooklyn Abbott
 
datasheet.pdf
datasheet.pdfdatasheet.pdf
datasheet.pdfDuyL84058
 
Tài liệu PCL tổng hợp
Tài liệu PCL tổng hợpTài liệu PCL tổng hợp
Tài liệu PCL tổng hợpMinh Hoàng
 
[2] the control of active rectifier base on hil402 platform
[2] the control of active rectifier base on hil402 platform[2] the control of active rectifier base on hil402 platform
[2] the control of active rectifier base on hil402 platformNgoc Dinh
 
Tailieu.vncty.com dong-ho-thoi-gian-thuc-ds1307-pic16 f87
Tailieu.vncty.com   dong-ho-thoi-gian-thuc-ds1307-pic16 f87Tailieu.vncty.com   dong-ho-thoi-gian-thuc-ds1307-pic16 f87
Tailieu.vncty.com dong-ho-thoi-gian-thuc-ds1307-pic16 f87Trần Đức Anh
 
Đồ Án Đo Điện Áp Hiển Thị Trên LCD
Đồ Án Đo Điện Áp Hiển Thị Trên LCDĐồ Án Đo Điện Áp Hiển Thị Trên LCD
Đồ Án Đo Điện Áp Hiển Thị Trên LCDMr Giap
 
1.gioi thieu 8051
1.gioi thieu 80511.gioi thieu 8051
1.gioi thieu 8051DngBi73
 

Ähnlich wie Thuyet trinh cst (20)

Do an lap_trinh_c_cho_vi_dieu_khien_8051_8462_1505
Do an lap_trinh_c_cho_vi_dieu_khien_8051_8462_1505Do an lap_trinh_c_cho_vi_dieu_khien_8051_8462_1505
Do an lap_trinh_c_cho_vi_dieu_khien_8051_8462_1505
 
BÁO cáo học tập về PLC MITSHUBISHI FX3U.pdf
BÁO cáo học tập về PLC MITSHUBISHI FX3U.pdfBÁO cáo học tập về PLC MITSHUBISHI FX3U.pdf
BÁO cáo học tập về PLC MITSHUBISHI FX3U.pdf
 
Thiết-kế-IC-74HC595.pdf
Thiết-kế-IC-74HC595.pdfThiết-kế-IC-74HC595.pdf
Thiết-kế-IC-74HC595.pdf
 
Những ứng dụng của PLC - bộ môn tự động đo lường
Những ứng dụng của PLC - bộ môn tự động đo lườngNhững ứng dụng của PLC - bộ môn tự động đo lường
Những ứng dụng của PLC - bộ môn tự động đo lường
 
Luận văn: Nghiên cứu hoạt động, thiết kế và lắp ráp bộ Inverter, HOT
Luận văn: Nghiên cứu hoạt động, thiết kế và lắp ráp bộ Inverter, HOTLuận văn: Nghiên cứu hoạt động, thiết kế và lắp ráp bộ Inverter, HOT
Luận văn: Nghiên cứu hoạt động, thiết kế và lắp ráp bộ Inverter, HOT
 
Chương trình điều khiển đèn giao thông cho ngã tư theo 3 chế độ dựa theo đồng...
Chương trình điều khiển đèn giao thông cho ngã tư theo 3 chế độ dựa theo đồng...Chương trình điều khiển đèn giao thông cho ngã tư theo 3 chế độ dựa theo đồng...
Chương trình điều khiển đèn giao thông cho ngã tư theo 3 chế độ dựa theo đồng...
 
Do_an_Den_giao_thong.pdf
Do_an_Den_giao_thong.pdfDo_an_Den_giao_thong.pdf
Do_an_Den_giao_thong.pdf
 
Tailieu.vncty.com do-an-vi-dieu-khien
Tailieu.vncty.com   do-an-vi-dieu-khienTailieu.vncty.com   do-an-vi-dieu-khien
Tailieu.vncty.com do-an-vi-dieu-khien
 
Điều khiển động cơ sử dụng IC MCP4921
Điều khiển động cơ sử dụng IC MCP4921Điều khiển động cơ sử dụng IC MCP4921
Điều khiển động cơ sử dụng IC MCP4921
 
Slide-Nhóm-9.pdf
Slide-Nhóm-9.pdfSlide-Nhóm-9.pdf
Slide-Nhóm-9.pdf
 
đê Cương vi mach sô
đê Cương vi mach sôđê Cương vi mach sô
đê Cương vi mach sô
 
Bao cao do an dieu khien dong co dc
Bao cao do an dieu khien dong co dcBao cao do an dieu khien dong co dc
Bao cao do an dieu khien dong co dc
 
Đề tài Lập trình C cho họ vi điều khiển 8051
Đề tài Lập trình C cho họ vi điều khiển 8051Đề tài Lập trình C cho họ vi điều khiển 8051
Đề tài Lập trình C cho họ vi điều khiển 8051
 
datasheet.pdf
datasheet.pdfdatasheet.pdf
datasheet.pdf
 
Tài liệu PCL tổng hợp
Tài liệu PCL tổng hợpTài liệu PCL tổng hợp
Tài liệu PCL tổng hợp
 
[2] the control of active rectifier base on hil402 platform
[2] the control of active rectifier base on hil402 platform[2] the control of active rectifier base on hil402 platform
[2] the control of active rectifier base on hil402 platform
 
Tailieu.vncty.com dong-ho-thoi-gian-thuc-ds1307-pic16 f87
Tailieu.vncty.com   dong-ho-thoi-gian-thuc-ds1307-pic16 f87Tailieu.vncty.com   dong-ho-thoi-gian-thuc-ds1307-pic16 f87
Tailieu.vncty.com dong-ho-thoi-gian-thuc-ds1307-pic16 f87
 
Đồ Án Đo Điện Áp Hiển Thị Trên LCD
Đồ Án Đo Điện Áp Hiển Thị Trên LCDĐồ Án Đo Điện Áp Hiển Thị Trên LCD
Đồ Án Đo Điện Áp Hiển Thị Trên LCD
 
1.gioi thieu 8051
1.gioi thieu 80511.gioi thieu 8051
1.gioi thieu 8051
 
Zigbee2003
Zigbee2003Zigbee2003
Zigbee2003
 

Thuyet trinh cst

  • 1.
  • 2.
  • 3.
  • 4.
  • 5.
  • 6. Split-output Latches Một TSPC flip-flop nonprecharged bao gồm hai chốt cascaded nonprecharged (một loại p và một loại n), và nó trở nên tích cực hơn khi kích hoạt loại p trước loại n Tương tự Một TSPC flip-flop precharged được hình thành bởi một chốt nonprecharged TSPC nối tiếp với một chốt precharged TSPC trong một loại đối diện, và nó trở nên tích cực hơn khi chốt nonprecharged TSPC là loại p. Các chốt nonprecharged TSPC và flip-flops được cấp ở công suất thấp . Để giảm điện năng tiêu thụ, nó có thể chỉ sử dụng transistor xung clock đơn duy nhất cho mỗi chốt. Những chốt ở loại-p và loại n.
  • 7.
  • 8. Sampling phase Latching phase -ve (+ve) edge triggered Trong một nonclassicflip-flop, ta có thể điều khiển được giai đoạn đóng chốt cho một hoặc một vài đầu vào ở mức cao hay thấp. Trong ví dụ ở hình dưới. The master là một nontransparent cho một đầu vào cao trong giai đoạn đóng chốt và cho tín hiệu ra thấp.
  • 9. Putting full latch (non-transparent during latching) at the input or output Để giảm thời gian giữ (hold time), TSPC flip-flop dùng 10transistor minh họa trong hình Việc thêm transistor NMOS được điều khiển bởi các tín hiệu nút precharged sẽ làm tăng sự chậm trễ cho một đầu vào cao để đầu ra thấp và làm cho tổng thể giai đoạn duy nhất hoàn toàn nontransparent (tức là một chốt đầy đủ mà không cần bất kỳ bổ sung bất kỳ xung clock hoặc clock devides nào.
  • 10. Differential Clock-đơn chốt và Flip-flops Các chốt nonprecharged và flip-flops hay được sử dụng để tránh precharge cho các ứng dụng công suất thấp, đặc biệt là đối với một mạch điện activity ratio thấp Tuy nhiên, để có được kết quả đầu ra khác biệt người ta thêm một inverter vào cho tất cả các đơn chốt đã kết thúc và flipflops. Vấn đề với một cặp chốt vi phân chéo nhau là nó nhạy cảm với tỷ lệ giữa p và n transistor, đặc biệt là cho các loại hình-p chốt hình vẽ
  • 11. Power-Delay Comparison + Flip-flop động với các chốt p-n cổ điển hình a + Flip-flop động với các chốt p-C2 MOS và n-C2MOS hình b + Flip-flop tĩnh với các chốt cổ điển hình c
  • 12. High-Throughput CMOS Circuit Techniques 1. TSPC Pipeline: Flip-flop TSPC có thể được sử dụng như là edge-triggered trong một Pipeline đồng bộ. Thời gian thiết lập, thời gian giữ và delay góp phần truyền dẫn tốc độ cao. Giai đoạn Complementary logic có thể được đặt giữa hai chốt TSPC trong Pipeline. Hiệu quả hơn nếu các cổng logic có thể được nhúng trong chốt TSPC hình a,b Các Pipeline đã đề cập có thể được chia thành các khối và p-n như mô tả trong hình c
  • 13. 2 .TSPC Pipeline đôi + Các yếu tố đồng bộ trong một đường Pipeline thường được kích hoạt bởi một mức đồng hồ duy nhất. + Trong một đường Pipeline đôi cả hai mức của một xung đồng hồ được sử dụng để đạt được tốc độ truyền dẫn cao và hiệu quả . + Bởi vì đầu vào phải làm việc với một tốc độ dữ liệu tăng gấp đôi do đó các đường Pipeline phải tăng gấp đôi cấu hình (hình vẽ ) (tức là giai đoạn duy nhất chốt ở cả hai đầu).
  • 14. + Điều này có thể được thực hiện bằng cách sử dụng giai đoạn duy nhất toàn chốt được miêu tả trong hình (a) và hình (b). + Trong đó thu hẹp cửa sổ cấm của quá trình chuyển đổi dữ liệu từ thấp đến cao và từ cao về thấp giúp tăng tốc độ và sự mạnh mẽ. + Để giảm công suất tiêu thụ với tốc độ dữ liệu nhất định,người ta sử dụng một đồng hồ thấp swing tăng gấp đôi cạnh flip-flop được kích hoạt , trong đó cả hai cạnh của một swing thấp đồng hồ được sử dụng để kích hoạt một flip flop đơn nhằm giảm tỷ lệ đồng hồ tổng thể và liên quan đến công suát tiêu thụ .
  • 15. Mạch Tiền Nạp CLOCK - và - DATA + Tất cả các mạch trước đó đang nhắm tới một tốc độ truyền dẫn cao, không phụ thuộc vào độ trễ hoặc số chu kỳ xung đồng hồ cho một ngõ ra cuối cùng. + Tuy nhiên, trong nhiều ứng dụng, quyết định này phải được thực hiện trong một chu kỳ đồng hồ. + Một kỹ thuật động có tên là đồng hồ-và data precharged kỹ thuật (CDPD) có thể cung cấp thế cho một clock cycle nhanh chóng và làm giảm công suất tiêu thụ + Domino logic thường được sử dụng để tính toán logic với độ sâu lớn như các bộ phận logic có thể đượcphân bố dọc theo dây chuyền domino và trong NMOS hình vẽ
  • 16. + Tuy nhiên, một inverter phải được đặt giữa hai precharged giai đoạn . + Một số lợi thế có thể được trích dẫn: - Nhất và thứ hai, tất cả các inverter domino được loại bỏ, và số thiết bị tốc độ được giảm thiểu, giảm tiêu thụ điện năng không cần thiết. - Thứ ba, the skewed precharging của giai đoạn CDPD có hiệu quả làm giảm đỉnh cao hiện hành. Một loại p-n chuỗi CDPD ( hình vẽ) + Các loại dây chuyền pn CDPD có lợi thế bổ sung. - Trước tiên, các hoạt động logic được hoàn thành trong cả hai mức đồng hồ cao và thấp, thời gian để mỗi chu kỳ của đồng hồ được tận dụng tối đa. - Thứ hai, không chỉ số lượng các clock devides mà còn số lượng chốt giai đoạn giảm.
  • 17. QUY ƯỚC KẾT NỐI CHUẨN CỦA TSPC VÀ CDPD STAGES + Điều quan trọng là thực hiện theo các quy tắc kết nối để xây dựng mạch TSPC , CPDP và Computeraided Design (CAD) . Nếu kết nối là chính xác, mạch chắc chắn sẽ làm việc nhưng chức năng mục tiêu và tốc độ phải được kiểm tra bằng cách mô phỏng. + Các quy tắc thống nhất kết nối TSPC và CDPD giai đoạn được minh họa trong hình vẽ
  • 18. Mạch CMOS Functional nhanh và hiệu quả Các mạch CMOS giới thiệu trong phần này được đặc trưng với hiệu quả và tốc độ cao. 1.Bộ đếm DIVIDERS VÀ RIPPLE + Một divider tốc độ cao có thể được xây dựng đơn giản bằng cách kết nối đầu ra và đầu vào của nonclassic 9 transistor flip-flop TSPC ( hình vẽ)
  • 19. Mạch CMOS Functional nhanh và hiệu quả 2.BỘ ĐẾM ĐỒNG BỘ + Một bộ đếm TSPC đồng bộ( trong hình) carry- logic có thể được bố trí trong một p-block trên favor của tốc độ khi sử dụng divider động như là giai đoạn chuyển đổi nhằm thực hiện chức năng điều khiển nhúng. 3. Nonbinary Divider và Prescaler + Một Divider nonbinary thường xây dựng bởi một truy cập đồng bộ cộng với một logic giải mã (tức là, khi mã đầu ra đạt được mục tiêu phân chia tỷ lệ, truy cập được thiết lập lại).
  • 20. Mạch CMOS Functional nhanh và hiệu quả 2.BỘ ĐẾM ĐỒNG BỘ + Một bộ đếm TSPC đồng bộ( trong hình) carry- logic có thể được bố trí trong một p-block trên favor của tốc độ khi sử dụng divider động như là giai đoạn chuyển đổi nhằm thực hiện chức năng điều khiển nhúng. 3. Nonbinary Divider và Prescaler + Một Divider nonbinary thường xây dựng bởi một truy cập đồng bộ cộng với một logic giải mã (tức là, khi mã đầu ra đạt được mục tiêu phân chia tỷ lệ, truy cập được thiết lập lại).
  • 21. Mạch CMOS Functional nhanh và hiệu quả 4. ADDER VÀ ACCUMULATOR + Phần cốt lõi của bộ cộng là "logic" XOR. + Hiệu quả cao pipelined cổng XOR trong TSPC được hiển thị trong hình 19.
  • 22.
  • 23.
  • 24.
  • 25. Cảm ơn thầy và các bạn