SlideShare ist ein Scribd-Unternehmen logo
1 von 6
Downloaden Sie, um offline zu lesen
Dispositivos Lógicos Programables   1



          DISPOSITIVOS LÓGICOS PROGRAMABLES

  Un Dispositivo Lógico Programable (PLD) es cualquier dispositivo lógico
cuya función está especificada por el usuario, después de fabricado el
dispositivo. Se usan para reemplazar lógica SSI y MSI, ahorrando así en costo y
tiempo en el diseño. Entre ellos, encontramos:

    Arrays Lógicos Programables

 Un Array Lógico Programable (PLA), es un circuito PLD que puede
programarse para ejecutar una función compleja. Normalmente se utilizan para
implementar lógica combinacional, pero algunos PLA pueden usarse para
implementar diseños lógicos secuenciales. El PLA es una solución con un solo
circuito integrado a muchos problemas lógicos, que pueden tener muchas
entradas y muchas salidas.

 Se trata de una solución AND-OR de dos niveles combinacional que puede
programarse para realizar cualquier expansión lógica de suma de productos,
sujeta a las limitaciones del producto. Estas limitaciones son el número de
entradas (n), el número de salidas (m) y el número de términos productos (p). Se
puede describir como un “PLA n x m con p términos productos”. Por tanto su
utilidad está limitada a funciones que puedan expresarse en forma de suma de
productos usando p o menos términos productos

 Un caso especial de PLA es el de uno de los PLD’s más populares, el PAL
(Lógica de Array Proglamable). En este dispositivo solo es programable la parte
correspondiente a la AND, mientras que la OR es fija.

    Otros dispositivos lógicos programables de interés son:

            • ROM, memoria de solo lectura
            • PROM, memoria de solo lectura programable
            • EPROM, memoria de solo lectura programable y borrable
            • EEPROM, memoria de solo lectura programable y borrable
              electrónicamente
            • RAM, memoria de acceso aleatorio
            • SRAM, memoria de acceso aleatorio estática
            • DRAM, memoria de acceso aleatorio dinámica


 Nuestro breve estudio se centrará en las PLA y en las PAL .
Dispositivos Lógicos Programables   2



                                 PLA y PAL

El siguiente diagrama presenta la estructura de un PLA (no real) de 2 entradas y
1 salidas que nos servirá para describir su funcionamiento. Un producto
comercial típico puede tener hasta 20 entradas y 10 salidas. Se observa la
solución AND-OR que puede implementar cualquier expresión booleana en
mintérminos. Solo la Parte AND puede ser programada en este caso. Para
programarla, hay que quemar los fusibles que deben quedar abiertos.

En la figura está tal y como lo proporciona el fabricante
Dispositivos Lógicos Programables   3


Aquí se muestra el PLA anterior programado para realizar una función booleana
en mintérminos:

            Y= AB + BA
Dispositivos Lógicos Programables   4


Para que los esquemas no queden demasiado grande se usa un sitema de
notación abreviado, denominado diagrama de fusibles. Aquí cada puerta parece
tener una sola entrada aunque en realidad las nand tienen 4 y las or 3.




       Con los fusibles intactos




                                                Con los fusibles quemados
Dispositivos Lógicos Programables   5


En esta figura se muestra un circuito más complejo de PLA. Aquí se pueden
programar tanto la parte AND como la parte OR:
Dispositivos Lógicos Programables   6


Este es el diagrama de fusibles de un dispositivo comercial: PAL10H8ANC,
para programarlo es preciso indicar cuáles son las “coordenadas” de los fusibles
que hay que quemar.

Weitere ähnliche Inhalte

Was ist angesagt?

Electrónica digital: Principios de diseño de sistemas digitales
Electrónica digital: Principios de diseño de sistemas digitales Electrónica digital: Principios de diseño de sistemas digitales
Electrónica digital: Principios de diseño de sistemas digitales SANTIAGO PABLO ALBERTO
 
PLD’s (programmable logic device)
PLD’s (programmable logic device)PLD’s (programmable logic device)
PLD’s (programmable logic device)Carlos Solano
 
Apuntes básicos sobre PLc's
Apuntes básicos sobre PLc'sApuntes básicos sobre PLc's
Apuntes básicos sobre PLc'sPablo Angulo
 
Mealy state machine
Mealy state machineMealy state machine
Mealy state machineArif Siyal
 
Lect 7: Verilog Behavioral model for Absolute Beginners
Lect 7: Verilog Behavioral model for Absolute BeginnersLect 7: Verilog Behavioral model for Absolute Beginners
Lect 7: Verilog Behavioral model for Absolute BeginnersDr.YNM
 
Inversor de voltaje DC - AC de 150W
Inversor de voltaje DC - AC de 150WInversor de voltaje DC - AC de 150W
Inversor de voltaje DC - AC de 150WVideorockola Digital
 
Verilog presentation final
Verilog presentation finalVerilog presentation final
Verilog presentation finalAnkur Gupta
 
Clock divider by 3
Clock divider by 3Clock divider by 3
Clock divider by 3Ashok Reddy
 
Concepts of Behavioral modelling in Verilog HDL
Concepts of Behavioral modelling in Verilog HDLConcepts of Behavioral modelling in Verilog HDL
Concepts of Behavioral modelling in Verilog HDLanand hd
 
Divide by N clock
Divide by N clockDivide by N clock
Divide by N clockMantra VLSI
 

Was ist angesagt? (20)

Counters
CountersCounters
Counters
 
Lab d1-00-2
Lab d1-00-2Lab d1-00-2
Lab d1-00-2
 
Dld
DldDld
Dld
 
Counters
CountersCounters
Counters
 
Electrónica digital: Principios de diseño de sistemas digitales
Electrónica digital: Principios de diseño de sistemas digitales Electrónica digital: Principios de diseño de sistemas digitales
Electrónica digital: Principios de diseño de sistemas digitales
 
flip flops
flip flops flip flops
flip flops
 
PLD’s (programmable logic device)
PLD’s (programmable logic device)PLD’s (programmable logic device)
PLD’s (programmable logic device)
 
Chapter 6 register
Chapter 6 registerChapter 6 register
Chapter 6 register
 
virtuoso
virtuosovirtuoso
virtuoso
 
Flip flop
Flip flopFlip flop
Flip flop
 
Amplificador multietapa
Amplificador multietapaAmplificador multietapa
Amplificador multietapa
 
Apuntes básicos sobre PLc's
Apuntes básicos sobre PLc'sApuntes básicos sobre PLc's
Apuntes básicos sobre PLc's
 
Mealy state machine
Mealy state machineMealy state machine
Mealy state machine
 
Lect 7: Verilog Behavioral model for Absolute Beginners
Lect 7: Verilog Behavioral model for Absolute BeginnersLect 7: Verilog Behavioral model for Absolute Beginners
Lect 7: Verilog Behavioral model for Absolute Beginners
 
Inversor de voltaje DC - AC de 150W
Inversor de voltaje DC - AC de 150WInversor de voltaje DC - AC de 150W
Inversor de voltaje DC - AC de 150W
 
Verilog presentation final
Verilog presentation finalVerilog presentation final
Verilog presentation final
 
Clock divider by 3
Clock divider by 3Clock divider by 3
Clock divider by 3
 
Concepts of Behavioral modelling in Verilog HDL
Concepts of Behavioral modelling in Verilog HDLConcepts of Behavioral modelling in Verilog HDL
Concepts of Behavioral modelling in Verilog HDL
 
Chapter 5 counter
Chapter 5 counterChapter 5 counter
Chapter 5 counter
 
Divide by N clock
Divide by N clockDivide by N clock
Divide by N clock
 

Ähnlich wie Plds

Dispositivos lógicos programables
Dispositivos lógicos programablesDispositivos lógicos programables
Dispositivos lógicos programablesvallepunk
 
Dispositivo logico programable
Dispositivo logico programableDispositivo logico programable
Dispositivo logico programablepancho_55
 
4.1 unidad iv circuitos logicos combinacionales
4.1 unidad iv  circuitos logicos combinacionales4.1 unidad iv  circuitos logicos combinacionales
4.1 unidad iv circuitos logicos combinacionalesFrancisco Hernandez
 
10. Dispositivos Programables Logicos.pptx
10. Dispositivos Programables Logicos.pptx10. Dispositivos Programables Logicos.pptx
10. Dispositivos Programables Logicos.pptxDänïel Rödrïguëz
 
Dispositivos logicos programables
Dispositivos logicos programablesDispositivos logicos programables
Dispositivos logicos programablesLuiS YmAY
 
Programacion c microcontroladores
Programacion c microcontroladoresProgramacion c microcontroladores
Programacion c microcontroladoresMartin Peralta
 
Introduccion a la microelectronica
Introduccion a la microelectronicaIntroduccion a la microelectronica
Introduccion a la microelectronicaMarco Aurelio
 
Diapositiva de Estudio: PPT Estructura de los PLC.pdf
Diapositiva de Estudio: PPT Estructura de los PLC.pdfDiapositiva de Estudio: PPT Estructura de los PLC.pdf
Diapositiva de Estudio: PPT Estructura de los PLC.pdfjorgejvc777
 
Areas de memoria PLCs Omron
Areas de memoria PLCs OmronAreas de memoria PLCs Omron
Areas de memoria PLCs OmronDavicho86
 

Ähnlich wie Plds (20)

6619626-NinethED.ppt
6619626-NinethED.ppt6619626-NinethED.ppt
6619626-NinethED.ppt
 
Dispositivos lógicos programables
Dispositivos lógicos programablesDispositivos lógicos programables
Dispositivos lógicos programables
 
Dispositivo logico programable
Dispositivo logico programableDispositivo logico programable
Dispositivo logico programable
 
4.1 unidad iv circuitos logicos combinacionales
4.1 unidad iv  circuitos logicos combinacionales4.1 unidad iv  circuitos logicos combinacionales
4.1 unidad iv circuitos logicos combinacionales
 
digitales
 digitales digitales
digitales
 
Pld
PldPld
Pld
 
10. Dispositivos Programables Logicos.pptx
10. Dispositivos Programables Logicos.pptx10. Dispositivos Programables Logicos.pptx
10. Dispositivos Programables Logicos.pptx
 
Gal
GalGal
Gal
 
8.- DISPO LOG PROG.pdf
8.- DISPO LOG PROG.pdf8.- DISPO LOG PROG.pdf
8.- DISPO LOG PROG.pdf
 
8.- DISPO LOG PROG.pdf
8.- DISPO LOG PROG.pdf8.- DISPO LOG PROG.pdf
8.- DISPO LOG PROG.pdf
 
Pld's
Pld'sPld's
Pld's
 
Pld
PldPld
Pld
 
Dispositivos logicos programables
Dispositivos logicos programablesDispositivos logicos programables
Dispositivos logicos programables
 
Programacion c microcontroladores
Programacion c microcontroladoresProgramacion c microcontroladores
Programacion c microcontroladores
 
Programacion c microcontroladores
Programacion c microcontroladoresProgramacion c microcontroladores
Programacion c microcontroladores
 
Introduccion a la microelectronica
Introduccion a la microelectronicaIntroduccion a la microelectronica
Introduccion a la microelectronica
 
Diapositiva de Estudio: PPT Estructura de los PLC.pdf
Diapositiva de Estudio: PPT Estructura de los PLC.pdfDiapositiva de Estudio: PPT Estructura de los PLC.pdf
Diapositiva de Estudio: PPT Estructura de los PLC.pdf
 
Logica Digital
Logica DigitalLogica Digital
Logica Digital
 
Areas de memoria PLCs Omron
Areas de memoria PLCs OmronAreas de memoria PLCs Omron
Areas de memoria PLCs Omron
 
Expo25
Expo25Expo25
Expo25
 

Plds

  • 1. Dispositivos Lógicos Programables 1 DISPOSITIVOS LÓGICOS PROGRAMABLES Un Dispositivo Lógico Programable (PLD) es cualquier dispositivo lógico cuya función está especificada por el usuario, después de fabricado el dispositivo. Se usan para reemplazar lógica SSI y MSI, ahorrando así en costo y tiempo en el diseño. Entre ellos, encontramos: Arrays Lógicos Programables Un Array Lógico Programable (PLA), es un circuito PLD que puede programarse para ejecutar una función compleja. Normalmente se utilizan para implementar lógica combinacional, pero algunos PLA pueden usarse para implementar diseños lógicos secuenciales. El PLA es una solución con un solo circuito integrado a muchos problemas lógicos, que pueden tener muchas entradas y muchas salidas. Se trata de una solución AND-OR de dos niveles combinacional que puede programarse para realizar cualquier expansión lógica de suma de productos, sujeta a las limitaciones del producto. Estas limitaciones son el número de entradas (n), el número de salidas (m) y el número de términos productos (p). Se puede describir como un “PLA n x m con p términos productos”. Por tanto su utilidad está limitada a funciones que puedan expresarse en forma de suma de productos usando p o menos términos productos Un caso especial de PLA es el de uno de los PLD’s más populares, el PAL (Lógica de Array Proglamable). En este dispositivo solo es programable la parte correspondiente a la AND, mientras que la OR es fija. Otros dispositivos lógicos programables de interés son: • ROM, memoria de solo lectura • PROM, memoria de solo lectura programable • EPROM, memoria de solo lectura programable y borrable • EEPROM, memoria de solo lectura programable y borrable electrónicamente • RAM, memoria de acceso aleatorio • SRAM, memoria de acceso aleatorio estática • DRAM, memoria de acceso aleatorio dinámica Nuestro breve estudio se centrará en las PLA y en las PAL .
  • 2. Dispositivos Lógicos Programables 2 PLA y PAL El siguiente diagrama presenta la estructura de un PLA (no real) de 2 entradas y 1 salidas que nos servirá para describir su funcionamiento. Un producto comercial típico puede tener hasta 20 entradas y 10 salidas. Se observa la solución AND-OR que puede implementar cualquier expresión booleana en mintérminos. Solo la Parte AND puede ser programada en este caso. Para programarla, hay que quemar los fusibles que deben quedar abiertos. En la figura está tal y como lo proporciona el fabricante
  • 3. Dispositivos Lógicos Programables 3 Aquí se muestra el PLA anterior programado para realizar una función booleana en mintérminos: Y= AB + BA
  • 4. Dispositivos Lógicos Programables 4 Para que los esquemas no queden demasiado grande se usa un sitema de notación abreviado, denominado diagrama de fusibles. Aquí cada puerta parece tener una sola entrada aunque en realidad las nand tienen 4 y las or 3. Con los fusibles intactos Con los fusibles quemados
  • 5. Dispositivos Lógicos Programables 5 En esta figura se muestra un circuito más complejo de PLA. Aquí se pueden programar tanto la parte AND como la parte OR:
  • 6. Dispositivos Lógicos Programables 6 Este es el diagrama de fusibles de un dispositivo comercial: PAL10H8ANC, para programarlo es preciso indicar cuáles son las “coordenadas” de los fusibles que hay que quemar.