SlideShare ist ein Scribd-Unternehmen logo
1 von 13
-1/T  -1/aT La FT generalizada del compensador de adelanto de fase para efectos de diseño es como sigue:   Kc a (s + 1/aT)  Gc(s)  =  --------------------- con a>1   (s + 1/T) Donde: Kc es la ganancia del compensador necesaria para no afectar la magnitud del sistema a controlar a es el factor de atenuación que determina la distancia entre zi y pi T es el factor de alejamiento de zi y pi desde el origen. Usualmente Kc a se presenta como un solo elemento de ganancia Kdc que se especifica según el tipo de error estacionario que se desea corregir. Para mejores resultados: - Acercar zi al origen mejora Tr y Ts pero si se  acerca demasiado aumenta Mp. - Alejar pi del origen y del zi mejora el Mp. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = Kc a Z(s)  (s + 1/aT) con a>1 P(s)  (s + 1/T) Z(s) P(s) K dc
El efecto del compensador de adelanto se observa si se analiza la respuesta en frecuencia y se ve que el compensador es un filtro pasa altas con una fase máxima  Фm y este ocurre a una frecuencia ωm que será donde queremos ubicar el nuevo cruce de ganancia del sistema compensado. Фm 1/aT  1/T
Procedimiento de diseño del controlador de adelanto de fase: Como  ωm es la media geométrica entre las frecuencias de corte del compensador se puede obtener: ωm = 1/(  a T) Y de la respuesta de fase se obtiene: a = (1+ sen Фm) / (1- sen Фm) Mientras que K dc  se obtiene de las  constantes de error estático del sistema controlado, las cuales serán especificaciones de diseño. Pasos para diseñar el compensador de adelanto de fase: 1.- Con las especificaciones de error estático calcular Kc. 2.- Mediante Bode o Nyquist determinar el MF del sistema no compensado pero con ganancia K c . 3.- Calcular el Фm requerido por el compensador y agregar un margen de 5º a 10º para compensar el desplazamiento del cruce de ganancia. 4.- Calcular a a partir de Фm. 5.- El cruce de ganancia deseado estará en ωm y será la frecuencia a la que el sistema no compensado p e ro con K c  tenga una magnitud de –10 LOG10(a) dB. 6.- Calcular T 7.- Calcular Kdc 8.- Validar
EJERCICIO 2.1 Considere el sistema:   4 G(s)  =  -----------   s(s+2) Diseñe un compensador de adelanto de fase tal que el nuevo MF sea de al menos  3 0º, la constante de error de velocidad Kv  debe asegurar un máximo de 1% de error estacionario  y un MG al menos de 10dB. Solucion:     100 (s+16.02)   Gc(s) =   ---------------------------   (s+38.38)
RESUMEN: El compensador de adelanto de fase añade un polo y un cero donde el cero está más a la derecha del polo y el efecto general es reducir los tiempos de respuesta Tr y Ts. La fase de la trayectoria directa del sistema en el nuevo cruce de ganancia se incrementa gracias a la fase máxima que incorpora el compensador. Esto mejora el MF. La pendiente de la curva de magnitud en las cercanías del cruce de ganancia se reduce lo que mejora la estabilidad relativa del sistema. El ancho de banda del sistema se incrementa por lo que se mejora la velocidad de respuesta. El error estático no se modifica con el polo y cero.
Red de atraso de fase: La función de transferencia de un controlador de adelanto de fase es: (s+zi) Gc(s)  =  -------------   (s+pi) Donde pi < zi Lo que se busca con esta FT es la de producir un corrimiento de fase  es decir aumentar el margen de fase de un sistema al cual se le conecte esta red en cascada. Si se observa la respuesta en frecuencia de la red en adelanto de fase se aprecia fácilmente que se trata de un filtro pasa bajas. Si se observa la respuesta en el tiempo se aprecia que esta red desmejora velocidad de respuesta, afecta el error en estado estable.
-1/aT  -1/T Z(s) P(s) K dc La FT generalizada del compensador de atraso de fase para efectos de diseño es como sigue:   Kc a (s + 1/aT)  Gc(s)  =  --------------------- con 0<a<1   (s + 1/T) Donde: K es la ganancia  que se escoje para cumplir alguna exigencia de error estacionario a es el factor de atenuación que determina la distancia entre zi y pi T es el factor de alejamiento de zi y pi desde el origen. Para mejores resultados: - El polo y el cero deben estar muy cercanos. - Ambos deben estar lo más cerca posible del origen. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = Kc a Z(s)  (s + 1/aT) con  0< a < 1 P(s)  (s + 1/T)
El efecto del compensador de atraso de fase se observa si se analiza la respuesta en frecuencia y se ve que el compensador es un filtro pasa bajas con una fase  mínima   Фm y este ocurre a una frecuencia ωm que será donde queremos ubicar el nuevo cruce de ganancia del sistema compensado. Фm 1/T  1/aT
Procedimiento de diseño del controlador de atraso de fase: Como  ωm es la media geométrica entre las frecuencias de corte del compensador se puede obtener: T  = 10 / (a Wm) Y de la respuesta de fase se obtiene: a =  10  -| Kc G(jw)|  /  20 Mientras que K se obtiene de las  constantes de error estático del sistema controlado, las cuales serán especificaciones de diseño. Pasos para diseñar el compensador de adelanto de fase: 1.- Con las especificaciones de error estático calcular Kc. 2.- Determinar Wm como la frecuencia a la que se cumpliría el MF deseado con Kc. 4.- Calcular a  con la ganancia del sistema con Kc en la frecuancia W m. 6.- Calcular T 7.- Calcular K dc 8.- Validar
EJERCICIO 2.2 Considere el sistema:   4 G(s)  =  -----------   s(s+2) Diseñe un compensador de  atraso  de fase tal que el nuevo MF sea de al menos  3 0º, la constante de error de velocidad Kv  debe asegurar un máximo de 1% de error estacionario  y un MG al menos de 10dB. Solucion:     2.4831 (s+0.285)   Gc(s) =   ---------------------------     (s+0.007077)
RESUMEN: El compensador de  atraso  de fase añade un polo y un cero donde el cero está más a la  izquierda  del polo y el efecto general es  aumentar  los tiempos de respuesta Tr y Ts. La fase de la trayectoria directa del sistema en el nuevo cruce de ganancia se incrementa gracias a la fase m ín i ma  que incorpora el compensador  en el cruce de ganancia . Esto mejora el MF. El ancho de banda del sistema se  reduce  por lo que se  des mejora la velocidad de respuesta. El error estático no se modifica con el polo y cero.
Red de atraso y adelanto de fase: Consiste en disponer en cascada un compensador de adelanto de fase con un compensador de atraso de fase que se han diseñado por separado. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = K a Z(s)  (s + 1/a 1 T 1 )   s + 1/a 2 T 2 )   con a 1 >1  y  0< a 2 < 1 P(s)  (s + 1/T 1 )   (s + 1/T 2 ) Z(s) P(s) K dc
EJERCICIO 2.3 Considere el sistema:   4 G(s)  =  -----------   s(s+2) Diseñe un compensador de adelanto  y atraso de  fase tal que el nuevo MF sea de al menos  3 0º, la constante de error de velocidad Kv  debe asegurar un máximo de 1% de error estacionario  y un MG al menos de 10dB. Solucion:     2.4831 (s+16.02) (s+0.285)    Gc(s) =   -------------------------------------------   (s+38.38) (s+0.007077) ¿Cuál de los 3 tomaría Ud. para implementar un sistema de control?

Weitere ähnliche Inhalte

Was ist angesagt?

Amplitud modulada am
Amplitud modulada amAmplitud modulada am
Amplitud modulada amralch1978
 
Convolucion Tiempo Discreto
Convolucion Tiempo DiscretoConvolucion Tiempo Discreto
Convolucion Tiempo Discretoguest1e528d
 
Reporte de practica transistores bjt diego ramirez
Reporte de practica transistores bjt diego ramirezReporte de practica transistores bjt diego ramirez
Reporte de practica transistores bjt diego ramirezDiego Ramírez
 
Ruido en un Sistema de Comunicación Parte II
Ruido en un Sistema de Comunicación   Parte IIRuido en un Sistema de Comunicación   Parte II
Ruido en un Sistema de Comunicación Parte IIFam ParCar
 
Convertidor digital analógico
Convertidor digital analógicoConvertidor digital analógico
Convertidor digital analógicoRafael Bayareh
 
ANÁLISIS DE TRANSISTORES BJT EN PEQUEÑA SEÑAL
ANÁLISIS DE TRANSISTORES BJT EN PEQUEÑA SEÑAL ANÁLISIS DE TRANSISTORES BJT EN PEQUEÑA SEÑAL
ANÁLISIS DE TRANSISTORES BJT EN PEQUEÑA SEÑAL Ing. Jesus A. López K.
 
Amplificador colector común clase 8
Amplificador colector común clase 8Amplificador colector común clase 8
Amplificador colector común clase 8ManuelGmoJaramillo
 
Controladores clásicos
Controladores clásicosControladores clásicos
Controladores clásicosITSL
 
Amplificadores operacionales con funciones de transferencia
Amplificadores operacionales con funciones de transferenciaAmplificadores operacionales con funciones de transferencia
Amplificadores operacionales con funciones de transferenciaMartín E
 
Ingeniería de control: Criterio de estabilidad de Nyquist con Matlab
Ingeniería de control: Criterio de estabilidad de Nyquist con MatlabIngeniería de control: Criterio de estabilidad de Nyquist con Matlab
Ingeniería de control: Criterio de estabilidad de Nyquist con MatlabSANTIAGO PABLO ALBERTO
 
Anlisis lineas cortas, medias y largas
Anlisis lineas cortas, medias y largasAnlisis lineas cortas, medias y largas
Anlisis lineas cortas, medias y largasnorenelson
 
DISEÑO ANALOGICO - AMPLIFICADOR DE INSTRUMENTACION INA114 Y LM741
DISEÑO ANALOGICO - AMPLIFICADOR DE INSTRUMENTACION INA114 Y LM741DISEÑO ANALOGICO - AMPLIFICADOR DE INSTRUMENTACION INA114 Y LM741
DISEÑO ANALOGICO - AMPLIFICADOR DE INSTRUMENTACION INA114 Y LM741Fernando Marcos Marcos
 

Was ist angesagt? (20)

Amplitud modulada am
Amplitud modulada amAmplitud modulada am
Amplitud modulada am
 
Electronica potencia1 2
Electronica potencia1 2Electronica potencia1 2
Electronica potencia1 2
 
Sintonización pid
Sintonización pidSintonización pid
Sintonización pid
 
Convolucion Tiempo Discreto
Convolucion Tiempo DiscretoConvolucion Tiempo Discreto
Convolucion Tiempo Discreto
 
Electrónica digital: Comparadores
Electrónica digital: ComparadoresElectrónica digital: Comparadores
Electrónica digital: Comparadores
 
Reporte de practica transistores bjt diego ramirez
Reporte de practica transistores bjt diego ramirezReporte de practica transistores bjt diego ramirez
Reporte de practica transistores bjt diego ramirez
 
Ruido en un Sistema de Comunicación Parte II
Ruido en un Sistema de Comunicación   Parte IIRuido en un Sistema de Comunicación   Parte II
Ruido en un Sistema de Comunicación Parte II
 
Convertidor digital analógico
Convertidor digital analógicoConvertidor digital analógico
Convertidor digital analógico
 
ANÁLISIS DE TRANSISTORES BJT EN PEQUEÑA SEÑAL
ANÁLISIS DE TRANSISTORES BJT EN PEQUEÑA SEÑAL ANÁLISIS DE TRANSISTORES BJT EN PEQUEÑA SEÑAL
ANÁLISIS DE TRANSISTORES BJT EN PEQUEÑA SEÑAL
 
Amplificador colector común clase 8
Amplificador colector común clase 8Amplificador colector común clase 8
Amplificador colector común clase 8
 
Controladores clásicos
Controladores clásicosControladores clásicos
Controladores clásicos
 
Amplificadores operacionales con funciones de transferencia
Amplificadores operacionales con funciones de transferenciaAmplificadores operacionales con funciones de transferencia
Amplificadores operacionales con funciones de transferencia
 
Amplificador Operacional Lab Nº4
Amplificador Operacional Lab Nº4Amplificador Operacional Lab Nº4
Amplificador Operacional Lab Nº4
 
Ingeniería de control: Criterio de estabilidad de Nyquist con Matlab
Ingeniería de control: Criterio de estabilidad de Nyquist con MatlabIngeniería de control: Criterio de estabilidad de Nyquist con Matlab
Ingeniería de control: Criterio de estabilidad de Nyquist con Matlab
 
Final1 tomasi
Final1 tomasiFinal1 tomasi
Final1 tomasi
 
Accionamiento Eléctrico (Parte III)
Accionamiento Eléctrico (Parte III)Accionamiento Eléctrico (Parte III)
Accionamiento Eléctrico (Parte III)
 
3.3. Configuración en Base Común
3.3. Configuración en Base Común3.3. Configuración en Base Común
3.3. Configuración en Base Común
 
Anlisis lineas cortas, medias y largas
Anlisis lineas cortas, medias y largasAnlisis lineas cortas, medias y largas
Anlisis lineas cortas, medias y largas
 
DISEÑO ANALOGICO - AMPLIFICADOR DE INSTRUMENTACION INA114 Y LM741
DISEÑO ANALOGICO - AMPLIFICADOR DE INSTRUMENTACION INA114 Y LM741DISEÑO ANALOGICO - AMPLIFICADOR DE INSTRUMENTACION INA114 Y LM741
DISEÑO ANALOGICO - AMPLIFICADOR DE INSTRUMENTACION INA114 Y LM741
 
LGR TEORIA DE CONTROL
LGR TEORIA DE CONTROLLGR TEORIA DE CONTROL
LGR TEORIA DE CONTROL
 

Ähnlich wie Clase 6 - Diseño de controladores por Respuesta en Frecuencia

Clase 6
Clase 6Clase 6
Clase 6UNEFA
 
Ingeniería de control: Tema 2. compensación RF
Ingeniería de control: Tema 2. compensación RFIngeniería de control: Tema 2. compensación RF
Ingeniería de control: Tema 2. compensación RFSANTIAGO PABLO ALBERTO
 
C ad atfre
C ad atfreC ad atfre
C ad atfreUNEFA
 
C ad atldr
C ad atldrC ad atldr
C ad atldrUNEFA
 
Compensador atraso
Compensador atrasoCompensador atraso
Compensador atrasoLadyy Hualpa
 
Compensador atraso
Compensador atrasoCompensador atraso
Compensador atrasoLadyy Hualpa
 
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...David Mora Cusicuna
 
Diseño de compensadores en bode ad y atr con ejemplo
Diseño de compensadores en bode ad y atr con ejemploDiseño de compensadores en bode ad y atr con ejemplo
Diseño de compensadores en bode ad y atr con ejemploSergio Aza
 
Compensadores adelanto-y-atraso
Compensadores adelanto-y-atrasoCompensadores adelanto-y-atraso
Compensadores adelanto-y-atrasoxino7
 
Redes de compensacion
Redes de compensacionRedes de compensacion
Redes de compensacionUNEFA
 
Compensación Lugar Geométrico de las Raíces
Compensación Lugar Geométrico de las RaícesCompensación Lugar Geométrico de las Raíces
Compensación Lugar Geométrico de las RaícesRichardMaidana1
 
Ejercicios metodo de loop shapping
Ejercicios metodo de loop shappingEjercicios metodo de loop shapping
Ejercicios metodo de loop shappingBankai06
 
SINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdf
SINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdfSINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdf
SINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdfricardolvillanuevar2
 

Ähnlich wie Clase 6 - Diseño de controladores por Respuesta en Frecuencia (20)

Clase 6
Clase 6Clase 6
Clase 6
 
Ingeniería de control: Tema 2. compensación RF
Ingeniería de control: Tema 2. compensación RFIngeniería de control: Tema 2. compensación RF
Ingeniería de control: Tema 2. compensación RF
 
C ad atfre
C ad atfreC ad atfre
C ad atfre
 
C ad atldr
C ad atldrC ad atldr
C ad atldr
 
Diseno frecuencial
Diseno frecuencialDiseno frecuencial
Diseno frecuencial
 
Compensador atraso
Compensador atrasoCompensador atraso
Compensador atraso
 
Compensador atraso
Compensador atrasoCompensador atraso
Compensador atraso
 
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
463941896-1-4-Diseno-de-compensador-adelanto-atraso-y-controlador-PID-pptx (1...
 
Diseño de compensadores en bode ad y atr con ejemplo
Diseño de compensadores en bode ad y atr con ejemploDiseño de compensadores en bode ad y atr con ejemplo
Diseño de compensadores en bode ad y atr con ejemplo
 
Matlab2
Matlab2Matlab2
Matlab2
 
Matlab2
Matlab2Matlab2
Matlab2
 
Compensadores adelanto-y-atraso
Compensadores adelanto-y-atrasoCompensadores adelanto-y-atraso
Compensadores adelanto-y-atraso
 
Redes de compensacion
Redes de compensacionRedes de compensacion
Redes de compensacion
 
Proyecto de controladores en frecuencia
Proyecto de controladores en frecuenciaProyecto de controladores en frecuencia
Proyecto de controladores en frecuencia
 
Compensación Lugar Geométrico de las Raíces
Compensación Lugar Geométrico de las RaícesCompensación Lugar Geométrico de las Raíces
Compensación Lugar Geométrico de las Raíces
 
5to laboratorio
5to laboratorio5to laboratorio
5to laboratorio
 
Ejercicios metodo de loop shapping
Ejercicios metodo de loop shappingEjercicios metodo de loop shapping
Ejercicios metodo de loop shapping
 
SINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdf
SINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdfSINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdf
SINTESIS DE CONTROLADORES-TEORÍA DE CONTROL DE PROCESOS.pdf
 
Pid
PidPid
Pid
 
Qam1
Qam1Qam1
Qam1
 

Kürzlich hochgeladen

Desarrollo Web Moderno con Svelte 2024.pdf
Desarrollo Web Moderno con Svelte 2024.pdfDesarrollo Web Moderno con Svelte 2024.pdf
Desarrollo Web Moderno con Svelte 2024.pdfJulian Lamprea
 
pruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNITpruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNITMaricarmen Sánchez Ruiz
 
guía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Josephguía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan JosephBRAYANJOSEPHPEREZGOM
 
9egb-lengua y Literatura.pdf_texto del estudiante
9egb-lengua y Literatura.pdf_texto del estudiante9egb-lengua y Literatura.pdf_texto del estudiante
9egb-lengua y Literatura.pdf_texto del estudianteAndreaHuertas24
 
International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)GDGSucre
 
EPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveEPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveFagnerLisboa3
 
CLASE DE TECNOLOGIA E INFORMATICA PRIMARIA
CLASE  DE TECNOLOGIA E INFORMATICA PRIMARIACLASE  DE TECNOLOGIA E INFORMATICA PRIMARIA
CLASE DE TECNOLOGIA E INFORMATICA PRIMARIAWilbisVega
 
Proyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptxProyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptx241521559
 
Presentación guía sencilla en Microsoft Excel.pptx
Presentación guía sencilla en Microsoft Excel.pptxPresentación guía sencilla en Microsoft Excel.pptx
Presentación guía sencilla en Microsoft Excel.pptxLolaBunny11
 
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...silviayucra2
 
Trabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnologíaTrabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnologíassuserf18419
 
Redes direccionamiento y subredes ipv4 2024 .pdf
Redes direccionamiento y subredes ipv4 2024 .pdfRedes direccionamiento y subredes ipv4 2024 .pdf
Redes direccionamiento y subredes ipv4 2024 .pdfsoporteupcology
 
Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft FabricGlobal Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft FabricKeyla Dolores Méndez
 

Kürzlich hochgeladen (13)

Desarrollo Web Moderno con Svelte 2024.pdf
Desarrollo Web Moderno con Svelte 2024.pdfDesarrollo Web Moderno con Svelte 2024.pdf
Desarrollo Web Moderno con Svelte 2024.pdf
 
pruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNITpruebas unitarias unitarias en java con JUNIT
pruebas unitarias unitarias en java con JUNIT
 
guía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Josephguía de registro de slideshare por Brayan Joseph
guía de registro de slideshare por Brayan Joseph
 
9egb-lengua y Literatura.pdf_texto del estudiante
9egb-lengua y Literatura.pdf_texto del estudiante9egb-lengua y Literatura.pdf_texto del estudiante
9egb-lengua y Literatura.pdf_texto del estudiante
 
International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)International Women's Day Sucre 2024 (IWD)
International Women's Day Sucre 2024 (IWD)
 
EPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial UninoveEPA-pdf resultado da prova presencial Uninove
EPA-pdf resultado da prova presencial Uninove
 
CLASE DE TECNOLOGIA E INFORMATICA PRIMARIA
CLASE  DE TECNOLOGIA E INFORMATICA PRIMARIACLASE  DE TECNOLOGIA E INFORMATICA PRIMARIA
CLASE DE TECNOLOGIA E INFORMATICA PRIMARIA
 
Proyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptxProyecto integrador. Las TIC en la sociedad S4.pptx
Proyecto integrador. Las TIC en la sociedad S4.pptx
 
Presentación guía sencilla en Microsoft Excel.pptx
Presentación guía sencilla en Microsoft Excel.pptxPresentación guía sencilla en Microsoft Excel.pptx
Presentación guía sencilla en Microsoft Excel.pptx
 
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
POWER POINT YUCRAElabore una PRESENTACIÓN CORTA sobre el video película: La C...
 
Trabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnologíaTrabajo Mas Completo De Excel en clase tecnología
Trabajo Mas Completo De Excel en clase tecnología
 
Redes direccionamiento y subredes ipv4 2024 .pdf
Redes direccionamiento y subredes ipv4 2024 .pdfRedes direccionamiento y subredes ipv4 2024 .pdf
Redes direccionamiento y subredes ipv4 2024 .pdf
 
Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft FabricGlobal Azure Lima 2024 - Integración de Datos con Microsoft Fabric
Global Azure Lima 2024 - Integración de Datos con Microsoft Fabric
 

Clase 6 - Diseño de controladores por Respuesta en Frecuencia

  • 1. -1/T -1/aT La FT generalizada del compensador de adelanto de fase para efectos de diseño es como sigue: Kc a (s + 1/aT) Gc(s) = --------------------- con a>1 (s + 1/T) Donde: Kc es la ganancia del compensador necesaria para no afectar la magnitud del sistema a controlar a es el factor de atenuación que determina la distancia entre zi y pi T es el factor de alejamiento de zi y pi desde el origen. Usualmente Kc a se presenta como un solo elemento de ganancia Kdc que se especifica según el tipo de error estacionario que se desea corregir. Para mejores resultados: - Acercar zi al origen mejora Tr y Ts pero si se acerca demasiado aumenta Mp. - Alejar pi del origen y del zi mejora el Mp. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = Kc a Z(s) (s + 1/aT) con a>1 P(s) (s + 1/T) Z(s) P(s) K dc
  • 2. El efecto del compensador de adelanto se observa si se analiza la respuesta en frecuencia y se ve que el compensador es un filtro pasa altas con una fase máxima Фm y este ocurre a una frecuencia ωm que será donde queremos ubicar el nuevo cruce de ganancia del sistema compensado. Фm 1/aT 1/T
  • 3. Procedimiento de diseño del controlador de adelanto de fase: Como ωm es la media geométrica entre las frecuencias de corte del compensador se puede obtener: ωm = 1/( a T) Y de la respuesta de fase se obtiene: a = (1+ sen Фm) / (1- sen Фm) Mientras que K dc se obtiene de las constantes de error estático del sistema controlado, las cuales serán especificaciones de diseño. Pasos para diseñar el compensador de adelanto de fase: 1.- Con las especificaciones de error estático calcular Kc. 2.- Mediante Bode o Nyquist determinar el MF del sistema no compensado pero con ganancia K c . 3.- Calcular el Фm requerido por el compensador y agregar un margen de 5º a 10º para compensar el desplazamiento del cruce de ganancia. 4.- Calcular a a partir de Фm. 5.- El cruce de ganancia deseado estará en ωm y será la frecuencia a la que el sistema no compensado p e ro con K c tenga una magnitud de –10 LOG10(a) dB. 6.- Calcular T 7.- Calcular Kdc 8.- Validar
  • 4. EJERCICIO 2.1 Considere el sistema: 4 G(s) = ----------- s(s+2) Diseñe un compensador de adelanto de fase tal que el nuevo MF sea de al menos 3 0º, la constante de error de velocidad Kv debe asegurar un máximo de 1% de error estacionario y un MG al menos de 10dB. Solucion: 100 (s+16.02) Gc(s) = --------------------------- (s+38.38)
  • 5. RESUMEN: El compensador de adelanto de fase añade un polo y un cero donde el cero está más a la derecha del polo y el efecto general es reducir los tiempos de respuesta Tr y Ts. La fase de la trayectoria directa del sistema en el nuevo cruce de ganancia se incrementa gracias a la fase máxima que incorpora el compensador. Esto mejora el MF. La pendiente de la curva de magnitud en las cercanías del cruce de ganancia se reduce lo que mejora la estabilidad relativa del sistema. El ancho de banda del sistema se incrementa por lo que se mejora la velocidad de respuesta. El error estático no se modifica con el polo y cero.
  • 6. Red de atraso de fase: La función de transferencia de un controlador de adelanto de fase es: (s+zi) Gc(s) = ------------- (s+pi) Donde pi < zi Lo que se busca con esta FT es la de producir un corrimiento de fase es decir aumentar el margen de fase de un sistema al cual se le conecte esta red en cascada. Si se observa la respuesta en frecuencia de la red en adelanto de fase se aprecia fácilmente que se trata de un filtro pasa bajas. Si se observa la respuesta en el tiempo se aprecia que esta red desmejora velocidad de respuesta, afecta el error en estado estable.
  • 7. -1/aT -1/T Z(s) P(s) K dc La FT generalizada del compensador de atraso de fase para efectos de diseño es como sigue: Kc a (s + 1/aT) Gc(s) = --------------------- con 0<a<1 (s + 1/T) Donde: K es la ganancia que se escoje para cumplir alguna exigencia de error estacionario a es el factor de atenuación que determina la distancia entre zi y pi T es el factor de alejamiento de zi y pi desde el origen. Para mejores resultados: - El polo y el cero deben estar muy cercanos. - Ambos deben estar lo más cerca posible del origen. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = Kc a Z(s) (s + 1/aT) con 0< a < 1 P(s) (s + 1/T)
  • 8. El efecto del compensador de atraso de fase se observa si se analiza la respuesta en frecuencia y se ve que el compensador es un filtro pasa bajas con una fase mínima Фm y este ocurre a una frecuencia ωm que será donde queremos ubicar el nuevo cruce de ganancia del sistema compensado. Фm 1/T 1/aT
  • 9. Procedimiento de diseño del controlador de atraso de fase: Como ωm es la media geométrica entre las frecuencias de corte del compensador se puede obtener: T = 10 / (a Wm) Y de la respuesta de fase se obtiene: a = 10 -| Kc G(jw)| / 20 Mientras que K se obtiene de las constantes de error estático del sistema controlado, las cuales serán especificaciones de diseño. Pasos para diseñar el compensador de adelanto de fase: 1.- Con las especificaciones de error estático calcular Kc. 2.- Determinar Wm como la frecuencia a la que se cumpliría el MF deseado con Kc. 4.- Calcular a con la ganancia del sistema con Kc en la frecuancia W m. 6.- Calcular T 7.- Calcular K dc 8.- Validar
  • 10. EJERCICIO 2.2 Considere el sistema: 4 G(s) = ----------- s(s+2) Diseñe un compensador de atraso de fase tal que el nuevo MF sea de al menos 3 0º, la constante de error de velocidad Kv debe asegurar un máximo de 1% de error estacionario y un MG al menos de 10dB. Solucion: 2.4831 (s+0.285) Gc(s) = --------------------------- (s+0.007077)
  • 11. RESUMEN: El compensador de atraso de fase añade un polo y un cero donde el cero está más a la izquierda del polo y el efecto general es aumentar los tiempos de respuesta Tr y Ts. La fase de la trayectoria directa del sistema en el nuevo cruce de ganancia se incrementa gracias a la fase m ín i ma que incorpora el compensador en el cruce de ganancia . Esto mejora el MF. El ancho de banda del sistema se reduce por lo que se des mejora la velocidad de respuesta. El error estático no se modifica con el polo y cero.
  • 12. Red de atraso y adelanto de fase: Consiste en disponer en cascada un compensador de adelanto de fase con un compensador de atraso de fase que se han diseñado por separado. El diagrama de bloques equivalente a este compensador sería: Donde: Kdc = K a Z(s) (s + 1/a 1 T 1 ) s + 1/a 2 T 2 ) con a 1 >1 y 0< a 2 < 1 P(s) (s + 1/T 1 ) (s + 1/T 2 ) Z(s) P(s) K dc
  • 13. EJERCICIO 2.3 Considere el sistema: 4 G(s) = ----------- s(s+2) Diseñe un compensador de adelanto y atraso de fase tal que el nuevo MF sea de al menos 3 0º, la constante de error de velocidad Kv debe asegurar un máximo de 1% de error estacionario y un MG al menos de 10dB. Solucion: 2.4831 (s+16.02) (s+0.285) Gc(s) = ------------------------------------------- (s+38.38) (s+0.007077) ¿Cuál de los 3 tomaría Ud. para implementar un sistema de control?